有人說,PCB電路板設(shè)計(jì)的思想與你的經(jīng)驗(yàn)有關(guān)。
事實(shí)上,PCB電路設(shè)計(jì)有很多經(jīng)驗(yàn),如高速時(shí)尚和高速信號(hào)處理。
當(dāng)空間可用時(shí),在兩條平行線之間增加接地線,以防止信號(hào)串?dāng)_;為了避免時(shí)鐘相位抖動(dòng),每個(gè)同步芯片應(yīng)該有自己的獨(dú)立時(shí)鐘驅(qū)動(dòng)器,而不是雙向驅(qū)動(dòng)器芯片。
分組處理:安排在兩個(gè)相鄰的GND層之間或GND與電源之間,并由信號(hào)線周圍的GND保護(hù)。
CLK或其他指示信號(hào)不應(yīng)跨不同的參考層連接,以確保整個(gè)傳輸線具有相對(duì)穩(wěn)定的參考平面和穩(wěn)定的傳輸線特性阻抗。如果在跨區(qū)域?qū)硬荒芎芎玫亟鉀Q這個(gè)問題,那么需要在兩個(gè)參考層上設(shè)置串聯(lián)電容器以提供高速信號(hào)的回流路徑。如果減小高速信號(hào)以減小傳輸線中的孔數(shù)并且不能保證參考平面的穩(wěn)定性,我們也可以通過在孔中鉆一些GND孔來提供平滑的回流路徑。
在FPGA的鎖相環(huán)引腳上,需要獨(dú)立的電源來降低由于引入其他電源而引起的諧波噪聲,同一根差分線分布在同一層上,并聯(lián)長(zhǎng)度相等。此外,沒有GND布線和銅皮膚孔之間的在線對(duì)。對(duì)于差異線,土地應(yīng)該在不同的層之間分開,或者線路應(yīng)該在不同的層上布線。
PCB電路設(shè)計(jì)經(jīng)驗(yàn)分享
電路設(shè)計(jì)原則分析:當(dāng)多種電路模塊同時(shí)存在一個(gè)PCB板上時(shí),應(yīng)當(dāng)分開布局。
電路原理分析:避免模塊電路之間的相互干擾。
電路設(shè)計(jì)原則分析:在電路板上如果同時(shí)存在高中低三種速度電路時(shí),要準(zhǔn)從上訴圖布局原則。
電路原理分析:用于避免高頻電路的噪聲通過接口而向外輻射。
電路設(shè)計(jì)原則分析:在電路板的電源輸入口濾波電路應(yīng)該放置于接口附近。
電路原理分析:能夠避免經(jīng)過濾波的線路被再一次的耦合。
本文由多層pcb打樣整理,此文不代表本站觀點(diǎn)。